PASJ2022 FRP043

# J-PARC RCS 主電磁石電源制御系の更新

## **RENEWAL OF CONTROL SYSTEM OF THE J-PARC RCS MAGNET POWER SUPPLY**

渡辺泰広<sup>#, A)</sup>,柳橋孝則<sup>A)</sup>,小松崎誠<sup>B)</sup>

Yasuhiro Watanabe<sup>#, A)</sup>, Yanagibashi Takanori<sup>A)</sup>, Makoto Komatsuzaki<sup>B)</sup>

<sup>A)</sup> Japan Atomic Energy Agency

B) Aimusu

#### Abstract

J-PARC RCS accelerates a high-intensity proton beam from 400 MeV to 3 GeV at a repetition rate of 25 Hz. The main magnet system of the RCS is composed of a family of dipole magnets and seven families of quadrupole magnets excited by eight independent resonant circuits. The current control system of the main magnet power supply requires highprecision tracking control between different magnet families. The original control system of the main magnet power supply had been operated without major problems for fifteen years since the start of operation of the RCS, while the control system component is obsolete. We developed a new power supply controller based on SoC FPGA. The controller consists of a main board and four daughter boards and all functions required for current control of the power supply are installed in a 19-inch rack 2U control unit.

#### はじめに 1.

J-PARC 3 GeV シンクロトロン(RCS)は、繰り返し周波 数 25 Hz で 400 MeV から 3 GeV まで加速する速い繰り 返しの陽子シンクロトロンである。RCS の主電磁石は,1 ファミリ24台の偏向電磁石と、7ファミリ60台の四極電磁 石から構成され、8 つの独立した共振回路[1-3]により励 磁される。RCS 主電磁石の磁場波形は, 直流バイアスさ れた 25 Hz の正弦波交流であり、各電磁石ファミリの電 磁石磁場を高精度でトラッキング制御する必要がある。

現在の RCS 主電磁石電源電流制御システムは, J-PARC の建設期に設計, 製作され, 2007 年の RCS ビー ム調整開始から今日まで15年にわたり運用されてきた。 また,2010年に導入した六極電磁石電源[4]の制御シス テムも,主電磁石電源制御システムのハードウエアを流 用して構築している。しかし,現在ではハードウエアとし て古く機能を拡張することが困難であることや,使用する 電子部品の一部が生産中止となり予備品の製作が難し くなっていることから、電源制御システム全体の更新を検 討している。

現在の電源制御システムは、これまで大きなトラブルも なく安定に動作しているが,運用において以下の問題が 明らかとなっている。

- VME バスを用いた古い規格を使用しており, 最低 限の制御システムを構成する場合でも VME シャー シと CPU ボードが必要となる。
- 1 台の電磁石電源を制御するためのハードウエア が制御盤と電源盤の2か所に分散しており、トラブ ルが生じた場合の原因究明の妨げとなっている。
- 電磁石電源ごとに要求されるサンプリング周波数や 垂直分解能が異なるため、仕様の異なるハードウエ アを用意する必要がある。

現在運用している電源制御システムを開発した当時を 比較すると、半導体の動作周波数や集積密度が向上し



Extractio

Figure 1: Excitation pattern of RCS main magnets.



Figure 2: Equivalent circuit of the resonant circuit in RCS main magnet power supplies.

ているため,現在の半導体技術を用いて同一の機能を 持つ制御装置に置き換えた場合, 大幅な小型化, 簡素 化が可能である。そのため、今回新たに開発した電源制 御システムは,全体の制御に SoC FPGA を用いて電源 制御に必要なすべてのハードウエアを19インチラック2U サイズの制御ユニットに集約した。この制御ユニットは, 電源盤に内蔵することを前提とするため、電源1台に対 して制御ユニット1台という構成にした。さらに、全体の制 御を担う主基板と, 個別の機能を実現する拡張基板を分 離し, 拡張基板とFPGA のファームウエアを交換すること により,他電源や他の用途に流用できるような構成として いる。

<sup>&</sup>lt;sup>#</sup> yasuhiro.watanabe@j-parc.jp

#### PASJ2022 FRP043

## 2. RCS 主電磁石電源の電流制御システム

Figure 1 に RCS 主電磁石の励磁パターンを, Fig. 2 に RCS 主電磁石電源で使用する共振回路の等価回路を示す。電磁石磁場波形は,直流バイアスされた 25 Hz の 正弦波交流波形であり,1 周期の最少磁場でビームを入 射し最大磁場でビームを取り出す。電磁石はインダクタンス負荷であるため,繰り返し周波数を大きくすると,励 磁に必要となる所要電圧が大きくなる。そのため,電磁 石に対して直列に共振コンデンサを接続し,さらに直流 成分をバイパスさせるため,共振コンデンサに対して並 列にチョークトランスを接続した共振回路を構成する。ここで,共振回路の共振周波数をシンクロトロンの運転周 波数 25 Hz と一致させることにより,電源側から見た共振 回路のインピーダンスは,運転周波数で最小となるため,純抵抗成分のみの電源電圧で 25 Hz の交流励磁が可能となる。

RCS の主電磁石は偏向電磁石1ファミリ,四極電磁石 7ファミリから構成されており,それぞれ独立した共振電 源で励磁することから,電磁石ファミリ間の高精度な磁場 トラッキング制御が必要となる。電磁石の電流と磁場は非 線形な関係であり,高精度磁場トラッキング制御を行うた めには,電磁石の磁場測定から得られた飽和特性や渦 電流特性を考慮した磁場-電流変換テーブル[5]を用い て電流設定値を生成する必要がある。

Figure 3 に, RCS 主電磁石電源の電流フィードバック 制御のブロック図を示す。

磁場設定値として、磁場パターンの直流成分 $B_0$ 、基本 波(25 Hz)交流成分 $B_1$ ,基本波位相成分 $\theta_1$ が、EPICS を 経由して与えられる。この3つの磁場設定値から、磁場 電流変換テーブルにより、電流設定値として直流設定値  $I_0$ と基本波振幅設定値 $I_1$ ,基本波位相設定値 $\theta_1$ ,2次~ 10次までの高調波振幅値 $I_2 - I_{10}$ 、と位相値 $\theta_2 - \theta_{10}$ に 変換される。これらの電流設定値と電源の出力電流値が 一致するよう、以下に述べる2つの電流フィードバック制 御を行う。

電流フィードバック制御では、外乱による出力電流変 動を抑制すると同時に、制御偏差を低減させなければな らない。電流フィードバック制御は、①電磁石電源内部 のアナログ回路による電流フィードバック制御と、②計算 機による電流フィードバック制御から構成されている。① のアナログ回路による電流フィードバック制御は、受電電 圧変動などの速い外乱を抑制するためのものであり、 16 bit,100 kHz 電流指令パターンを DAC によりアナロ グ変換した信号*I<sub>r</sub>*と,電磁石電源の DCCT から検出した 出力電流信号*I<sub>n</sub>*との差分をとり, PI 制御を介して電磁石 電源の電圧指令信号*V<sub>r</sub>*を生成している。①のフィード バック制御は, PI 制御のゲインを大きくすることにより電 流偏差を減らすことができるが,制御ゲインを大きくする と高周波の電流リップルを増大させる問題が生じる。電 流リップルが増大しないよう PI 制御のゲインを適切に設 定すると,①の電流フィードバック制御のみでは,10<sup>-3</sup> レ ベルの電流偏差が生じる。これは,10<sup>-5</sup> レベルのトラッキ ング精度が要求されるシンクロトロン用電磁石電源として は不十分である。

②計算機による電流フィードバック制御は、①の電流フィードバック制御を補うための制御であり、温度変化などの遅い外乱を抑制するため、電流設定値と出力電流値が一致するように、電源に与える電流指令値に対して補正を加えている。補正を行う制御周期は20秒に設定している。②の電流フィードバック制御では、垂直分解能16 bit、サンプリング周波数100 kHzのADCで出力電流信号 $I_m$ を1秒間(25 サイクル)サンプリングしたデータをFFT解析して、出力電流の基本波振幅 $I_{m1}$ と、基本波位相値 $\theta_{m1}$ のみフィードバック制御を行う。一方、直流電流値や、高調波電流値、位相値はフィードバックを行わず、定常偏差を補正するためのオフセット値を加えたフィードフォワード制御としている。

基本波成分のみフィードバック制御をする理由は、温 度変化による遅い外乱の大半は、屋外に設置している 共振コンデンサの温度変換で生じる静電容量変動によ るものであり、共振周波数である基本波成分のみが影響 を受け、直流成分や高調波成分はほとんど影響を受け ないためである。

### 3. 現行制御システムのハードウエア構成

Figure 4 に, 現在運用している主電磁石電源制御シス テムを示す。本システムは, タイミングユニット, RPO (Rapid Pattern Output), 波形レコーダから構成されてお り, 各機器は Ethernet を介して制御用 PC から制御され る。

タイミングユニットは、J-PARC のタイミングシステムから 供給されるクロック信号(12 MHz)とトリガ信号(25 Hz)を 元に、次に述べる RPO や波形レコーダで使用する共通 のクロック信号(100 kHz)とトリガ信号(25 Hz)を作成する。



Figure 3: Block diagram of the magnet current control in RCS main magnet power supplies.

PASJ2022 FRP043



(a)Control cabinet (Timing Unit and RPO).



(b)Power supply cabinet (ADC Unit).

Figure 4: Control system of RCS main magnet power supplies.

**RPO**は, 16 bit, 100 kHz, RS422 仕様の高速ディジタ ル出力を 1ch 内蔵している VME 規格のボードであり, タ イミングユニットから供給されるクロック信号とトリガ信号に 同期して, 電源に与える電流指令パターンを出力する。 RCS の主電磁石電源は全9 台あることから, 9 枚の RPO ボードと1 枚の CPU ボードを共通の VME クレートに実 装している。

波形レコーダは, 垂直分解能16 bit, サンプリング周波数100 kHzのADCを2ch内蔵しており, タイミングユニットから供給されるクロック信号とトリガ信号に同期して, 電磁石電源の出力電流と出力電圧をモニタする。

各ハードウエアの設置場所は、タイミングユニットと RPOボードを搭載した VME クレートは、制御用の 19 イ ンチラックに設置する一方、波形レコーダは電源に内蔵 している DCCT からの出力電流信号を入力する必要が あることから、DCCT の近傍である電源盤内に設置して いる。

## 4. 新電源制御ユニットのハードウエア構成

Figure 5,6 に、今回開発した電源制御ユニットのハードウエア構成を示す。本システムは、全体の制御を担う主基板と、個別の機能を実現するための4 枚の拡張基板(パターン出力基板2枚,ADC 基板1枚,DIO 基板1

枚)から構成されており、19インチラック規格の2Uサイズ にすべてのプリント基板を収納しており、信号の取り合い は正面パネルのみで行う。

## 4.1 主基板

主基板は、SoC FPGA と各種メモリ、周辺ペリフェラル を実装しており、拡張基板を接続するため4つのスロット を設けている。SoC FPGA には Zynq-7000 を用いている。 Zynq-7000 は、Processing System(PS)と Programmable Logic (PL)から構成されており、PS-PL 間は AXI バスに より高速データ転送が可能である。

PS は、Arm Cotex-A9 Dualcore を中心とした CPU コア と、メモリインターフェイス、IO ペリフェラルから構成され ており、メインメモリとして DDR3(1 GB)、データ保存用メ モリとして eMMC(32 GB)、起動時に使用するブート用メ モリとして SDCARD、QSPI Flash(128 MB)、外部装置と の通信用として Ethernet や UART と接続している。PS で は OS として Petalinux を用いており、OS 上で PL 側のロ ジック回路を制御するためのソフトを動かしている。

PL は、拡張基板を制御するための専用ロジック回路 を動かしており、IOピンを介して拡張基板と接続している。 PL で使用するクロック信号とタイミング信号は、4ch の光 レシーバと 1ch の SFP モジュールから供給される。光レ シーバにはクロック信号(12 MHz)、トリガ信号(25 Hz)、 MLF/MR の切り替え信号を入力する。本装置は、電源 盤に内蔵して使用することから、タイミング系の入力信号 はすべて光ファイバーを用いている。

## 4.2 パターン出力基板

パターン出力基板は、現在運用している電源制御シ ステムの RPO ボードに相当し、タイミング信号に同期し た、最大 20 bit の指令パターンを出力する。パターン出 カのクロック周波数は、電源の仕様に合わせて、100 kHz, 200 kHz, 500 kHz, 1 MHz から選択できる。パターン出 力基板には、主基板と拡張基板の間を絶縁するための アイソレータと、RS422 トランシーバが実装されている。

主電磁石電源では、電源に与える指令パターンは電流指令パターンのみであるが、電圧指令パターンが要求されるパターン電源もあるため、パターン出力基板は2枚実装している。

パターン出力基板は, RCS で使用する他のパターン 電源でも使用できるよう, (1)正弦波モードと(2)任意波 形モードの2つのモードが選択できる。

(1) 正弦波モードは, RCS の主電磁石電源のような共振電源で使用する。共振電源では, 電源容量は共振回路の抵抗成分のみしか持たないため, 急峻な電流変化をさせようとすると, 過電圧や過電流が生じる。これを避けるため, 電磁石電流値が定常状態に達するまで, 徐々に電流振幅を増加させる必要がある。そのため, 電流パターンの立ち上げ及び立ち下げ時には, 電流パターンが不連続とならないよう制御している。

(2) 任意波形モードは、トリガ毎に波形パターンを任意に変更できるモードである。RCSのパターン電源の中には、ビームの行き先が MLFとMR で異なる励磁パターンが要求される場合がある。パターンの切り替えは、主基板に入力される、MLF/MR 切り替え信号で切り替えることができる。

#### Proceedings of the 19th Annual Meeting of Particle Accelerator Society of Japan October 18 - 21, 2022, Online (Kyushu University)

#### PASJ2022 FRP043



Figure 5: Block diagram of the new power supply controller.

#### 4.3 ADC 基板

ADC 基板は、現在運用している電源制御システムの 波形レコーダに相当し、電磁石電源の出力電流、出力 電圧信号をモニタするため、垂直分解能 18 bit,最大サ ンプリング周波数 1MHz の ADC を 2ch 内蔵している。サ ンプリング周波数は電源の仕様に合わせて、100 kHz, 200 kHz, 500 kHz, 1 MHz から選択できる。サンプリング された波形データは、AXI バスを介して PS 側のメインメ モリに保存され、この波形データは、Ethernet を経由して 外部から取り出しできる。メインメモリには、1ch 当たり最 大 10 秒まで波形データの保存ができる。

#### 4.4 DIO 基板

DIO 基板は、外部から制御ユニットを直接操作するために設けられており、ディジタル入力 8ch、ディジタル出力 8ch から構成されている。

## 5. 単体動作試験

実際の電磁石電源に組み込む前に、単体での動作 確認を行った。制御用 PC から Ethernet を介した遠隔制 御により、パターン基板、ADC 基板、DIO 基板の動作確 認を行った。

## 6. まとめ

本論文では、現在運用している J-PARC RCS の主電 磁石電源制御システムを代替する、新たな電源制御シス テムを開発した。本システムは、19インチラック2Uサイズ に、電源の電流制御に用いるすべてのハードウエアを収 納することにより、現在運用しているシステムと比較して、 大幅な小型化と簡素化を実現した。今後は、実際の電 磁石電源と組み合わせて通電試験を行い、性能を評価 する。



(a)Main board and four daughter boards.



#### (b) Front Panel.

Figure 6: New power supply controller.

### 謝辞

本システムの開発にあたって,日立造船株式会社の 山本氏,河村氏,石坂氏,向井氏にご協力いただきまし た。誠にありがとうございました。

#### Proceedings of the 19th Annual Meeting of Particle Accelerator Society of Japan October 18 - 21, 2022, Online (Kyushu University)

PASJ2022 FRP043

## 参考文献

- [1] Y. Watanabe *et al.*, "Power Supply Systems for Rapid Cycling Synchrotron", IEEJ Trans. IA, Vol.126, No.5, 2006.
- [2] Y. Watanabe *et al.*, "Suppression scheme of COD variation caused by switching ripple in J-PARC 3GeV Dipole Magnet Power Supply", Proceedings of IPAC2010, 3242-3244.
- [3] Y. Watanabe *et al.*, "Development of a Feedback Control System for Resonant Power Supplies in the J-PARC 3-GeV Synchrotron", Proceedings of IPAC2013, 672-674.
- [4] Y. Watanabe et al., "Rapid-Cycling Power Supplies for the J-PARC RCS Sextupole Magnets", Proceedings of IPAC2011, 3338-3340.
- [5] Y. Watanabe *et al.*, "速い繰り返しの電磁石における高精 度トラッキング制御", Proceedings of the 10th Annual Meeting of Particle Accelerator Society of Japan, 538-540.